Mostrar el registro sencillo del ítem

dc.creatorFerraz, Bruno T.
dc.creatorKessler, Henrique C.
dc.creatorCamargo, Vinícius Valduga de Almeida
dc.date.accessioned2024-05-29T12:23:52Z
dc.date.available2024-05-29T12:23:52Z
dc.date.issued2020
dc.identifier.citationFERRAZ, Bruno T.; KESSLER, Henrique C.; CAMARGO, Vinícius V. A.. Avaliando a viabilidade do uso de portas lógicas complexas CMOS em circuitos combinacionais de alto desempenho. In: CONGRESSO DE INICIAÇÃO CIENTÍFICA, 29., 2020, Pelotas. Anais... Pelotas, 2020.pt_BR
dc.identifier.urihttp://guaiaca.ufpel.edu.br/xmlui/handle/prefix/13144
dc.description.abstractNeste trabalho, um estudo buscando explorar o uso de portas complexas é apresentado e, para isso, será feita uma comparação detalhada entre a metodologia design on-the-fly e fluxo de células padrão em três diferentes circuitos. Na seção 2 estão os conceitos necessários para replicação do estudo, além dos mapeamentos dos circuitos utilizados. Na seção 3 foram destacadas algumas particularidades extraídas de algumas versões dos circuitos, além de conter inferências sobre padrões apresentados. A seção 4 apresenta conclusões baseadas nos valores obtidos a partir das simulações elétricas.pt_BR
dc.languageporpt_BR
dc.publisherUFPelpt_BR
dc.rightsOpenAccesspt_BR
dc.subjectMicroeletrônicapt_BR
dc.subjectCircuitos combinacionaispt_BR
dc.subjectPortas complexaspt_BR
dc.subjectDesempenho elétricopt_BR
dc.titleAvaliando a viabilidade do uso de portas lógicas complexas CMOS em circuitos combinacionais de alto desempenhopt_BR
dc.typeconferenceObjectpt_BR
dc.rights.licenseCC BY-NC-SApt_BR


Ficheros en el ítem

Thumbnail

Este ítem aparece en la(s) siguiente(s) colección(ones)

Mostrar el registro sencillo del ítem