Mostrar el registro sencillo del ítem
Avaliando a viabilidade do uso de portas lógicas complexas CMOS em circuitos combinacionais de alto desempenho
dc.creator | Ferraz, Bruno T. | |
dc.creator | Kessler, Henrique C. | |
dc.creator | Camargo, Vinícius Valduga de Almeida | |
dc.date.accessioned | 2024-05-29T12:23:52Z | |
dc.date.available | 2024-05-29T12:23:52Z | |
dc.date.issued | 2020 | |
dc.identifier.citation | FERRAZ, Bruno T.; KESSLER, Henrique C.; CAMARGO, Vinícius V. A.. Avaliando a viabilidade do uso de portas lógicas complexas CMOS em circuitos combinacionais de alto desempenho. In: CONGRESSO DE INICIAÇÃO CIENTÍFICA, 29., 2020, Pelotas. Anais... Pelotas, 2020. | pt_BR |
dc.identifier.uri | http://guaiaca.ufpel.edu.br/xmlui/handle/prefix/13144 | |
dc.description.abstract | Neste trabalho, um estudo buscando explorar o uso de portas complexas é apresentado e, para isso, será feita uma comparação detalhada entre a metodologia design on-the-fly e fluxo de células padrão em três diferentes circuitos. Na seção 2 estão os conceitos necessários para replicação do estudo, além dos mapeamentos dos circuitos utilizados. Na seção 3 foram destacadas algumas particularidades extraídas de algumas versões dos circuitos, além de conter inferências sobre padrões apresentados. A seção 4 apresenta conclusões baseadas nos valores obtidos a partir das simulações elétricas. | pt_BR |
dc.language | por | pt_BR |
dc.publisher | UFPel | pt_BR |
dc.rights | OpenAccess | pt_BR |
dc.subject | Microeletrônica | pt_BR |
dc.subject | Circuitos combinacionais | pt_BR |
dc.subject | Portas complexas | pt_BR |
dc.subject | Desempenho elétrico | pt_BR |
dc.title | Avaliando a viabilidade do uso de portas lógicas complexas CMOS em circuitos combinacionais de alto desempenho | pt_BR |
dc.type | conferenceObject | pt_BR |
dc.rights.license | CC BY-NC-SA | pt_BR |