Mostrar el registro sencillo del ítem

dc.creatorMachado, João Júnior da Silvapt_BR
dc.date.accessioned2019-04-24T17:42:43Z
dc.date.available2019-04-24T17:42:43Z
dc.date.issued2018-10-11
dc.identifier.citationMACHADO, João Júnior da Silva. SINNA: estudo de uma metodologia para aplicação de dimensionamento de transistores em redes não-série-paralelo. 2018. 100 f. Dissertação (Mestrado) – Programa de Pós-Graduação em Computação, Centro de Desenvolvimento Tecnológico, Universidade Federal de Pelotas, Pelotas, 2018.pt_BR
dc.identifier.urihttp://guaiaca.ufpel.edu.br/handle/prefix/4351
dc.description.abstractThe microelectronics field has been in increasing development since the last decades, allowing the project flow to be as optimized as possible to meet the requirements demanded by the consumer market. In this sense, the rapid evolution of transistors has made possible the development of circuits on a large scale of integration, thus increasing the complexity of integrated circuit designs. This complexity is related to the minimization of several cost functions, such as area reduction, power and delay. The objective of this work is to investigate the result of the circuit sizing step, when non-series-parallel transistor (NSP) arrangements are part of the circuits tested. Currently, the sizing methods do not perform this type of analysis, and this is one of the motivations for this work, because networks with NSPtype arrangements have a behavior different from the traditional approach (networks consisting only of series-parallel arrays), which may result in oversizing or undersizing of the data resulting from the circuit sizing step. Thus, an approach was developed, called SINNA, which investigates and makes comparisons in circuits composed of NSP transistors. The results showed that networks composed of NSPtype transistor arrangements can affect the quality of the final design if sizing step is performed by traditional sizing approach.pt_BR
dc.description.sponsorshipCoordenação de Aperfeiçoamento de Pessoal de Nível Superior - CAPESpt_BR
dc.languageporpt_BR
dc.publisherUniversidade Federal de Pelotaspt_BR
dc.rightsOpenAccesspt_BR
dc.subjectDimensionamentopt_BR
dc.subjectRedes não-série-paralelopt_BR
dc.subjectRedes série-paralelopt_BR
dc.subjectEsforço lógicopt_BR
dc.subjectModelos de atrasopt_BR
dc.subjectSizingpt_BR
dc.subjectNon-series-parallel networkpt_BR
dc.subjectSeries-parallel networkpt_BR
dc.subjectLogical effortpt_BR
dc.subjectDelay modelspt_BR
dc.titleSINNA: estudo de uma metodologia para aplicação de dimensionamento de transistores em redes não-série-paralelopt_BR
dc.title.alternativeSINNA: study of a methodology for transistor sizing application in non-series-parallel networkspt_BR
dc.typemasterThesispt_BR
dc.contributor.authorLatteshttp://lattes.cnpq.br/0061415619122233pt_BR
dc.contributor.advisorLatteshttp://lattes.cnpq.br/1423810014480514pt_BR
dc.contributor.advisor-co1Marques, Felipe de Souza
dc.contributor.advisor-co1Latteshttp://lattes.cnpq.br/2054259785006041pt_BR
dc.description.resumoA área de microeletrônica está em crescente desenvolvimento desde as últimas décadas, permitindo que o fluxo de projeto seja o mais otimizado possível para atender aos requisitos demandados pelo mercado consumidor. Neste sentido, a rápida evolução dos transistores, tornou possível o desenvolvimento de circuitos em uma grande escala de integração, aumentando assim a complexidade dos projetos de circuitos integrados. Essa complexidade está relacionada com a minimização de diversas funções custos, como diminuição de área, potência e atraso. O objetivo deste trabalho é investigar o resultado da etapa de dimensionamento de circuitos, quando arranjos de transistores não-série-paralelo (NSP) fazem parte dos circuitos testados. Atualmente, os métodos de dimensionamento não realizam este tipo de análise, sendo esta uma das motivações para a realização deste trabalho, pois redes com arranjos do tipo NSP possuem um comportamento diferente da abordagem tradicional (redes constituídas somente por arranjos série-paralelo), podendo vir a superdimensionar ou subdimensionar os dados resultantes da etapa de dimensionamento do circuito. Assim, desenvolveu-se uma abordagem, denominada SINNA, a qual investiga e realiza comparações em circuitos compostos por arranjos de transistores NSP. Os resultados obtidos demonstraram que redes compostas por arranjos de transistores do tipo NSP, podem afetar a qualidade do dimensionamento final se este for realizado via abordagem tradicional.pt_BR
dc.publisher.departmentCentro de Desenvolvimento Tecnológicopt_BR
dc.publisher.programPrograma de Pós-Graduação em Computaçãopt_BR
dc.publisher.initialsUFPelpt_BR
dc.subject.cnpqCNPQ::CIENCIAS EXATAS E DA TERRA::CIENCIA DA COMPUTACAOpt_BR
dc.publisher.countryBrasilpt_BR
dc.contributor.advisor1Rosa Junior, Leomar Soares dapt_BR


Ficheros en el ítem

Thumbnail
Thumbnail
Thumbnail
Thumbnail

Este ítem aparece en la(s) siguiente(s) colección(ones)

Mostrar el registro sencillo del ítem